發(fā)布時間:2020/03/24 11:32:54 來源:易學(xué)仕專升本網(wǎng) 閱讀量:2619
摘要:惠州學(xué)院2020年專插本《數(shù)字電子技術(shù)》考試大綱
惠州學(xué)院2020年專插本《數(shù)字電子技術(shù)》考試大綱
Ⅰ 考試性質(zhì)
普通高等學(xué)校本科插班生(又稱專插本)招生考試是由??飘厴I(yè)生參加的選拔性考試。高等學(xué)校根據(jù)考生的成績,按照已確定的招生計劃,德、智、體全面衡量,擇優(yōu)錄取。因此,本科插班生考試應(yīng)有較高信度、效度、必要的區(qū)分度和適當(dāng)?shù)碾y度。
Ⅱ 考試內(nèi)容
總體要求:要求考生掌握數(shù)字基本單元電路的工作原理、功能和應(yīng)用;掌握若干常用數(shù)字小規(guī)模、中規(guī)模和部分大規(guī)模集成電路的特點(diǎn)、使用方法。掌握數(shù)字電路的基本分析方法和設(shè)計方法。具備正確分析常見數(shù)字電路、準(zhǔn)確設(shè)計簡單數(shù)字電路和利用所學(xué)的知識進(jìn)行電子綜合設(shè)計的能力。
第一章 數(shù)制和碼制
1. 考試內(nèi)容
(1)數(shù)字信號和數(shù)字電路;
(2)數(shù)字電路的分類和發(fā)展;
(3)二進(jìn)制算術(shù)運(yùn)算、數(shù)制和碼制、不同數(shù)制及碼制的相互轉(zhuǎn)換。
2. 考試要求
(1)熟練掌握二進(jìn)制算術(shù)運(yùn)算;
(2)熟練掌握二進(jìn)制、十六進(jìn)制及十進(jìn)制的相互轉(zhuǎn)換;
(3)熟練掌握8421BCD碼的編碼方法及與其他進(jìn)制的相互轉(zhuǎn)換,了解其他常用BCD碼的編碼方法
第二章 邏輯代數(shù)基礎(chǔ)
1. 考試內(nèi)容
(1)基本邏輯運(yùn)算、邏輯代數(shù)的基本定理、基本規(guī)則和常用公式;
(2)邏輯函數(shù)的卡諾圖化簡法;具有無關(guān)項(xiàng)的邏輯函數(shù)及其化簡;
(3)邏輯函數(shù)的真值表、函數(shù)表達(dá)式、卡諾圖、邏輯圖的表示方法。
2. 考試要求
(1)熟練掌握邏輯代數(shù)的基本定理、基本規(guī)則和常用公式;
(2)熟練掌握邏輯問題的各種描述方法;
(3)熟練掌握最大項(xiàng)和最小項(xiàng)的性質(zhì);
(4)熟練掌握邏輯代數(shù)的公式化簡法,卡諾圖化簡法;
(5)掌握邏輯函數(shù)的實(shí)現(xiàn)。
第三章 門電路
1. 考試內(nèi)容
(1)半導(dǎo)體二極管和三極管的開關(guān)特性;
(2)分立元件門電路與TTL門電路;
(3)CMOS門電路;
(4)邏輯門電路的主要參數(shù)及特性曲線。
2. 考試要求
(1)掌握TTL和CMOS門的邏輯功能和使用方法;
(2)理解TTL和CMOS門電路結(jié)構(gòu)、工作原理、特性參數(shù);
(3)了解其它邏輯門電路的特點(diǎn);
(4)掌握各種門電路的各種表示方法。
第四章 組合邏輯電路
1、考試內(nèi)容
(1)常用組合邏輯電路的原理與應(yīng)用;
(2)組合邏輯電路的基本分析方法與設(shè)計方法;
(3)若干常用集成組合邏輯電路的邏輯功能、使用方法及應(yīng)用;
(4)組合邏輯電路中的競爭——冒險現(xiàn)象及消除辦法。
2. 考試要求
(1)掌握組合邏輯電路的分析與設(shè)計的基本方法;
(2)掌握編碼器、譯碼器、比較器、全加器、多路數(shù)據(jù)選擇器的工作原理和邏輯功能;
(3)了解若干常用集成組合邏輯電路的工作原理;
(4)掌握若干常用的集成組合邏輯電路的邏輯功能、使用方法及其應(yīng)用;
第五章 半導(dǎo)體存儲電路
1. 考試內(nèi)容
(1)基本RS觸發(fā)器的電路結(jié)構(gòu)、邏輯功能及描述;
(2)同步RS觸發(fā)器的電路結(jié)構(gòu)、邏輯功能及描述;
(3)主從觸發(fā)器的電路結(jié)構(gòu),JK觸發(fā)器的邏輯功能及描述;
(4)邊沿觸發(fā)器的電路結(jié)構(gòu),維持阻塞D觸發(fā)器、邊沿JK觸發(fā)器的工作原理、邏輯功能及描述。
2. 考試要求
(1)掌握基本RS觸發(fā)器的結(jié)構(gòu)、邏輯功能及描述方法;
(2)掌握集成D觸發(fā)器、集成JK觸發(fā)器的邏輯功能、觸發(fā)方式、描述方法及基本應(yīng)用;
(3)了解同步RS、D、JK觸發(fā)器電路結(jié)構(gòu)、工作原理和邏輯功能;
(4)了解不同類型、不同觸發(fā)方式的觸發(fā)器的時序波形圖。
第六章 時序邏輯電路
1.考試內(nèi)容
(1)時序邏輯電路的分析方法和設(shè)計方法;
(2)若干常用集成時序邏輯電路的邏輯功能及應(yīng)用;
(3)環(huán)形計數(shù)器、順序脈沖發(fā)生器的工作原理。
2. 考試要求
(1)掌握同步時序邏輯電路和異步計數(shù)器的基本分析方法;
(2)掌握同步時序邏輯電路的基本設(shè)計方法;
(3)了解常用集成時序邏輯電路的邏輯功能,使用方法和基本應(yīng)用;
(4)了解環(huán)形計數(shù)器、順序脈沖發(fā)生器的工作原理。
Ⅲ.考試形式及試卷結(jié)構(gòu)
一、考試形式
閉卷、筆試。試卷滿分為100分,考試時間為120分鐘。
二、試卷題型比例
單項(xiàng)選擇題:約占20%;
填空題:約占16%;
化簡題:約占10%;
綜合分析計算題:約占54%。
三、試卷題型示例及答案
題型示例
一、單項(xiàng)選擇題(本大題共10小題,每小題2分,共20分)
1. 請判斷以下哪個電路不是時序邏輯電路( C )。
A.計數(shù)器 B.寄存器 C.譯碼器 D、觸發(fā)器
二.填空題(每空一分,共16分)
1.有一數(shù)碼11010011,作為自然二進(jìn)制數(shù)時,它相當(dāng)于十進(jìn)制數(shù) 211 ,作為8421BCD碼時,它相當(dāng)于十進(jìn)制數(shù) D3 。
三、公式化簡(本大題共2小題,共10分)
1. 用公式法化簡函數(shù)。(4分)
解: (2分)
(2分)
四、綜合分析計算題(本大題共5個小題,共54分)
1.對下列Z函數(shù)要求:(1)列出真值表;(2)用卡諾圖化簡;(3)畫出化簡后的邏輯圖。(8分)
Ⅳ參考書目
《數(shù)字電子技術(shù)》的考試參考書目為 閻石 編著,高等教育出版社 第六版《數(shù)字電子技術(shù)基礎(chǔ)》。
推薦閱讀:
2020年惠州學(xué)院專插本專業(yè)課考試大綱匯總
操作成功