發(fā)布時間:2020/03/20 10:15:45 來源:易學仕專升本網(wǎng) 閱讀量:2730
摘要:廣東理工學院2020年專插本《數(shù)字電子技術》考試大綱
Ⅰ.考試性質
普通高等學校本科插班生招生考試是由??飘厴I(yè)生參加的選拔性考試?!稊?shù)字電子技術》課程是廣東理工學院招收??飘厴I(yè)生入讀電子信息工程專業(yè)的考試課程之一。學校根據(jù)考生的成績,按已確定的招生計劃,德、智、體全面衡量,擇優(yōu)錄取。該考試具有較高的信度、較高的效度、必要的區(qū)分度和適當?shù)碾y度。
Ⅱ.考試內容和要求
基本要求:要求掌握數(shù)字電路的基礎知識:數(shù)制與碼制、邏輯函數(shù)的表示方法與化簡方法,并適當了解集成邏輯電路的基本單元(門電路)的工作原理和電氣特性。理解組合邏輯電路的分析方法和設計方法,掌握各種組合邏輯電路的應用。理解和掌握觸發(fā)器的功能與應用,了解時序邏輯電路的分析方法,掌握常用的中規(guī)模時序邏輯電路的功能及應用。
第1章 緒論
1、考試內容
(1)模擬信號與數(shù)字信號的特點;
(2)二進制、八進制、十六進制與十進制之間的相互轉換方法;
(3)二進制代碼。
2、考試要求
(1)了解模擬信號與數(shù)字信號的區(qū)別;
(2)掌握數(shù)制的概念及不同數(shù)制的互化;
(3)掌握數(shù)字電路中常用的碼制。
第2章 邏輯代數(shù)基礎
1、考試內容
(1)邏輯代數(shù)的基本概念、公式和定理;
(2)邏輯函數(shù)的公式化簡法和卡諾圖化簡法;
(3)常用邏輯函數(shù)的表示方法及其相互間的轉換。
2、考試要求
(1)正確理解基本邏輯運算和復合邏輯運算;
(2)掌握邏輯代數(shù)基本概念、公式和定理;
(3)掌握邏輯函數(shù)的四種表示方法(真值表、邏輯表達式、邏輯圖、卡諾圖)及其相互轉換;
(4)熟悉邏輯函數(shù)公式法化簡、卡諾圖化簡。
第3章 集成邏輯門電路
1、考試內容
(1)基本邏輯門、三態(tài)門、OC門、OD門。
2、考試要求
(1)熟練掌握基本邏輯門、三態(tài)門、OC門、OD門的邏輯功能。
第4章 組合邏輯電路
1、考試內容
(1)常用組合邏輯電路的基本特點、分析和設計方法;
(2) 加法器、編碼器、譯碼器、數(shù)據(jù)選擇與分配器等常用組合邏輯器件的應用。
2、考試要求
(1)掌握常用組合邏輯電路的基本特點、分析和設計方法;
(2)熟悉常用組合邏輯器件(加法器、編碼器、譯碼器、數(shù)據(jù)選擇與分配器)及其應用。
第5章 集成觸發(fā)器
1、考試內容
(1)觸發(fā)器的電路結構與工作原理;
(2)RS、JK、D、T觸發(fā)器的邏輯功能及描述方法;
2、考試要求
(1)掌握RS、JK、D、T觸發(fā)器的邏輯功能及描述方法;掌握觸發(fā)器的邏輯符號和特性方程,通過觸發(fā)器符號能確定觸發(fā)方式;
(2)能根據(jù)觸發(fā)器的輸入波形繪出相應的輸出波形;重點是JK觸發(fā)器和D觸發(fā)器;
(3)了解電平觸發(fā)、邊沿觸發(fā)和主從觸發(fā)的觸發(fā)器分類。
第6章 時序邏輯電路
1、考試內容
(1)同步時序邏輯電路的分析方法;
(2)常用時序邏輯功能器件的功能和應用;
2、考試要求
(1)了解時序邏輯電路的基本概念及其結構特點;
(2)掌握時序邏輯電路的描述方式;
(3)掌握同步時序邏輯電路的分析方法;
(2)熟悉常用時序邏輯功能器件(寄存器、計數(shù)器)的功能和應用。
Ⅲ.考試形式及試卷結構
一、考試形式
閉卷,筆試,試卷滿分為100分,考試時間為120分鐘。
二、試卷內容比例
第1章 約占8%
第2章 約占20%
第3章 約占8%
第4章 約占26%
第5章 約占18%
第6章 約占20%
二、試卷題型比例
1:單項選擇題,占20%
2:填空題,占20%
3:判斷題,占20%
4:綜合題,占40%
三、試卷難易度比例
試題按其難度分為容易題、中等題、難題,三種試題分值的比例為4:4:2。
Ⅳ.參考書目
《數(shù)字電子技術》,俞阿龍、楊軍等編著,南京大學出版社(2011年)出版。
Ⅴ.題型示例
一、單項選擇題(每題2分,共20分)。
1、以下表達式中符合邏輯運算法則的是( )。
A、C·C=C2 B、1+1=10 C、0<1 D、A+1=1
2、由與非門組成的基本RS觸發(fā)器不允許輸入的變量組合S和R為( )。
A、00 B、01 C、10 D、11
二、填空題(每空2分,共20分)。
1、-27的原碼為 、補碼為 (用八位二值數(shù)碼表示)。
2、邏輯函數(shù)= 。
三、判斷題(正確的劃“√”,錯誤的劃“×”,每小題2分,共20分)。
1、因為邏輯表達式A+B+AB=A+B成立,所以AB=0成立。( )
2、主從RS觸發(fā)器存在一次翻轉現(xiàn)象。( )
四、綜合題(共40分)。
1、試用一片3線8線譯碼器74LS138譯碼器和適當?shù)拈T電路來實現(xiàn)邏輯函數(shù),并在右下圖中畫出完整的電路圖。(5分)
2、設計一個組合邏輯電路,輸入是4位二進制數(shù)ABCD,當輸入大于等于9而小于等于14時輸入Z為1,否則輸出為0。用與非門實現(xiàn)電路。(10分)
推薦閱讀
操作成功